# Современные 32-разрядные ARM-микроконтроллеры серии STM32: блок резервных данных ВКР

Олег Вальпа (г. Миасс, Челябинская обл.)

Приведено описание блока резервных данных ВКР 32-разрядных ARM-микроконтроллеров серии STM32 от компании STMicroelectronics. Рассмотрены архитектура, состав и назначение регистров конфигурирования ВКР, а также примеры программ для работы с этим блоком.

### Введение

Блок резервных данных ВКР 32-разрядных ARM-микроконтроллеров серии STM32 [1] представляет собой область данных, сохранение которых при пропадании основного питания микроконтроллера обеспечивается за счёт энергии резервной батареи.

Аббревиатура ВКР является сокращением слова Васкир, которое в переводе с английского означает «резервный». В англоязычных источниках аббревиатура ВКР применяется для обозначения слов Васкир registers (резервные регистры), однако в отечественной технической литературе обычно используется перевод – резервные данные. Поэтому данный блок назван как «блок резервных данных» или ВКР (англ.).

Регистры, расположенные в данной области, не сбрасываются ни при перезагрузке системы, ни при восстановлении подачи питания, ни при пробуждении устройства из режима ожидания Standby.

После сброса микроконтроллера доступ к регистрам области резервных данных заблокирован, и блок ВКР защищён от возможной случайной записи. Чтобы разрешить доступ по записи к регистрам этой области, необходимо выполнить определённую процедуру. Такой аппаратный способ блокировки обеспечивает защиту записанных в блоке ВКР данных.

## Состав и особенности блока ВКР

В области резервных данных располагаются регистры, используемые для работы часов реального времени RTC, и 16-разрядные регистры резервных данных. В зависимости от модели микроконтроллера количество этих регистров может варьироваться от 10 до 42. Их удобно использовать, например, для хранения энергонезависимых данных, предназначенных для настройки системы. Фактически они являются аналогом памяти ЕЕРROM с небольшим объёмом. Конечно, в отличие от ЕЕРROM энергетическая независимость данных в этих регистрах обеспечивается резервной батареей, но зато количество циклов записи для них не ограничено.

Поскольку блок ВКР может питаться от резервной батареи, когда основное питание отсутствует, и процессор микроконтроллера не работает, сброс регистров, относящихся к этой области, отличается от сброса остальных регистров контроллера. Сбросить регистры этого блока можно программно, выполнив определённые процедуры, или аппаратно, подав сигнал на вывод ТАМРЕR. Причём аппаратный сброс требуется предварительно программно разрешить.

## Регистры блока ВКР

Блок ВКР включает в свой состав следующие регистры:

- ВКР\_DRx группа информационных регистров;
- BKP\_RTCCR регистр управления блоком RTC;
- BKP\_CR регистр управления назначением многоцелевого вывода;
- BKP\_CSR регистр управления прерыванием от многоцелевого вывода.

Регистры BKP\_DRх используются для хранения произвольных данных, сохранение которых необходимо даже после выключения питания контроллера. Они имеют разрядность 16 бит, а их количество в зависимости от моде-

ли контроллера может достигать 42. Таким образом, в этой области можно хранить до 84 байт данных.

Регистр BKP\_RTCCR служит для управления блоком RTC и также является энергонезависимым.

Последние два регистра позволяют настроить микроконтроллер для использования многоцелевого вывода PC13-TAMPER-RTC. Можно выполнить настройки таким образом, чтобы при появлении сигнала на этом выводе выполнялся сброс регистров области резервных данных. Также можно настроить прерывание от этого события.

Формат регистров блока ВКР с названиями входящих в них разрядов представлен в таблице 1.

Рассмотрим поочерёдно структуру и назначение этих регистров.

Структура регистров **ВКР\_DRx** приведена в таблице 2.

Все разряды этих регистров являются информационными и служат для хранения произвольных данных. Они имеют доступ по записи и чтению.

Здесь и далее способ обращения к разрядам регистров имеет следующие условные обозначения:

- rw допускается чтение и запись разряда;
- r допускается только чтение разряда;
- w допускается только запись разряда.

Регистр **ВКР\_RTCCR** служит для управления блоком RTC. Назначение всех разрядов этого регистра приведено в таблице 3.

Разряд ASOS определяет, какой из сигналов поступает на многоцелевой вывод PC13-TAMPER-RTC. Если этот разряд имеет состояние «0» – поступает сигнальный выход RTC, а если «1» – секундный выход RTC. Этот разряд может быть сброшен только при сбросе всего блока ВКР.

Разряд ASOE разрешает работу выходного сигнала, определяемого разрядом ASOS. Этот разряд также может быть сброшен только при сбросе всего блока ВКР.

Разряд ССО подключает сигнал калибровки к многоцелевому выводу PC13-TAMPER-RTC. Если этот разряд имеет состояние «0» – сигнал отключён, а если «1» – подключён сигнал калибровки, представляющий собой импульсы тактовой частоты генератора RTC, поделённые на 64. Этот разряд сбрасывается при отключении питания микроконтроллера.

Разряды САL[6:0] задают величину калибровки часов реального времени RTC. Эта величина указывает количество тактовых импульсов для RTC, которые будут проигнорированы каждые 2<sup>20</sup> часов, т.е. каждые 1 048 576 часов. Это позволяет выполнить калибровку RTC, замедляющую часы с шагом 1 000 000/2<sup>20</sup> PPM, где PPM — это одна миллионная часть величины (от англ. *Parts Per Million* — частей на миллион). С помощью разрядов САL часы RTC могут быть замедлены от 0 до 121 PPM.

Регистр **ВКР\_СR** служит для управления назначением многоцелевого вывода. Назначение разрядов этого регистра приведено в таблице 4.

Разряд TRAL определяет альтернативное назначение многоцелевого вывода PC13-TAMPER-RTC. Если этот разряд имеет состояние «0», то все информационные регистры ВКР сбрасываются от высокого уровня сигнала на выводе PC13-TAMPER-RTC, а если состояние «1» – от низкого уровня сигнала на том же выводе. При этом должен быть предварительно установлен в единичное состояние разряд TPE.

Разряд ТРЕ определяет назначение многоцелевого вывода PC13-TAMPER-RTC. Если этот разряд имеет состояние «0», то вывод является свободно определяемым двунаправленным выводом, а если «1», то этот вывод выполняет альтернативную функцию.

Одновременная установка разрядов ТРАL и ТРЕ может привести к случайному назначению многоцелевого вывода. Поэтому рекомендуется изменять разряд ТРАL только при условии, когда разряд ТРЕ сброшен.

Регистр **BKP\_CSR** служит для обслуживания прерывания от многоцелевого вывода. Назначение всех разрядов этого регистра приведено в таблице 5.

Разряд ТІГ представляет собой флаг прерывания сигнала ТАМРЕК. Данный разряд устанавливается аппаратно, когда обнаружено событие сигна-

ла ТАМРЕК и разряд ТРІЕ установлен. Сброс этого разряда производится записью 1 в разряд СТІ, при этом сбрасывается и само прерывание. Состояния разряда означают: 0 — нет прерывания от сигнала ТАМРЕК, 1 — произошло прерывание от сигнала ТАМРЕК.

Этот разряд сбрасывается только при системном сбросе и при пробуждении из спящего режима.

Разряд ТЕГ представляет собой флаг события сигнала TAMPER и устанавливается аппаратно, когда обнаружено событие сигнала TAMPER. Сброс

Таблица 1. Формат регистров ВКР

| Сдвиг  | Регистр      | 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 | 15 14 13               | 3 12 | 11 10 | 9       | 8        | 7    | 6       | 5 | 4   | 3    | 2 1 | 0   |  |  |
|--------|--------------|-------------------------------------------------|------------------------|------|-------|---------|----------|------|---------|---|-----|------|-----|-----|--|--|
| 0 × 00 |              | Резерв                                          |                        |      |       |         |          |      |         |   |     |      |     |     |  |  |
|        | BKP_DR1      |                                                 |                        |      |       | D[15:0] |          |      |         |   |     |      |     |     |  |  |
| 0 × 04 | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0 00   | BKP_DR2      | D                                               |                        |      |       | -       | D[1      | 5:0  | ]       |   |     |      |     |     |  |  |
| 0×08   | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0.00   | BKP_DR3      | D                                               |                        |      |       | ı       | 0[1      | 5:0  | ]       |   |     |      |     |     |  |  |
| 0 × 0C | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 010    | BKP_DR4      | Da                                              | D[15:0]                |      |       |         |          |      |         |   |     |      |     |     |  |  |
| 0 × 10 | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0×14   | BKP_DR5      | Danner                                          |                        |      |       | D       | IV[      | 15:0 | 0]      |   |     |      |     |     |  |  |
| 0 × 14 | Исх.значение | Резерв                                          | 1 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0 10   | BKP_DR6      | D                                               |                        |      |       | [       | 0[1      | 5:0  | ]       |   |     |      |     |     |  |  |
| 0×18   | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0 × 1C | BKP_DR7      | Dagana                                          |                        |      |       | [       | 0[1      | 5:0  | ]       |   |     |      |     |     |  |  |
| 0 × 10 | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0 (  | 0 0 | 0   |  |  |
| 0×20   | BKP_DR8      | Dagana                                          | D[15:0]                |      |       |         |          |      |         |   |     |      |     |     |  |  |
| 0 × 20 | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0 (  | 0 0 | 0   |  |  |
| 004    | BKP_DR9      | Danner                                          | Резерв 0 0 0 0 0 0 0 0 |      |       |         |          |      | D[15:0] |   |     |      |     |     |  |  |
| 0 × 24 | Исх.значение | Резерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
| 0 × 28 | BKP_DR10     | Резерв                                          |                        |      |       | [       | 0[1      | 5:0] | ]       |   |     |      |     |     |  |  |
| U X 20 | Исх.значение | гезерв                                          | 0 0 0                  | 0    | 0 0   | 0       | 0        | 0    | 0       | 0 | 0   | 0 (  | 0 0 | 0   |  |  |
| 0 × 2C | BKP_RTCCR    | Danasa                                          |                        |      |       | ASOS    | ASOE     | 000  |         | ( | CAI | _[6: | 0]  |     |  |  |
| 0 × 20 | Исх.значение | Резерв                                          |                        |      |       |         |          | 0    | 0       | 0 | 0   | 0    | 0 0 | 0   |  |  |
|        | исх.эпачение |                                                 |                        |      |       | 0       | 0        | U    | U       | 0 | U   | 0    |     | +   |  |  |
| 0 × 30 | BKP_CR       | Резера                                          | Резерв                 |      |       |         |          |      |         |   |     |      | TOT | TPE |  |  |
|        | Исх.значение |                                                 |                        |      |       |         |          |      |         |   |     |      | C   | 0   |  |  |
| 0 × 34 | BKP_CSR      | Резерв                                          |                        |      |       | Ë       | 世 Резерв |      |         |   | Ļ   | 를 E  | E E |     |  |  |
|        | Исх.значение |                                                 |                        |      | 0     | 0       | )        |      |         |   | 0 0 | 0    |     |     |  |  |

Таблица 2. Назначение разрядов регистров BKP\_DRx

| Разряд      | 15     | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|-------------|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| Обозначение | D[150] |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| Обращение   | rw     | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw |

Таблица 3. Назначение разрядов регистра BKP\_RTCCR

| Разряд      | 15 | 14 | 13   | 12  | 11 | 10 | 9    | 8    | 7   | 6  | 5       | 4  | 3  | 2  | 1  | 0  |  |  |
|-------------|----|----|------|-----|----|----|------|------|-----|----|---------|----|----|----|----|----|--|--|
| Обозначение |    |    | Doo  |     |    |    | ASOS | AS0E | CCO |    | CAL[60] |    |    |    |    |    |  |  |
| Обращение   |    |    | P 63 | ерв |    |    | rw   | rw   | rw  | rw | rw      | rw | rw | rw | rw | rw |  |  |

Таблица 4. Назначение разрядов регистра BKP\_CR

| Разряд      | 15 | 14     | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1  | 0   |  |
|-------------|----|--------|----|----|----|----|---|---|---|---|---|---|---|---|----|-----|--|
| Обозначение |    |        |    |    |    |    |   |   |   |   |   |   |   |   |    | TPE |  |
| Обращение   |    | Резерв |    |    |    |    |   |   |   |   |   |   |   |   | rw | rw  |  |

Таблица 5. Назначение разрядов регистра BKP\_CSR

| Разряд                  | 15 | 14 | 13  | 12 | 11 | 10 | 9   | 8   | 7 | 6 | 5     | 4 | 3  | 2    | 1   | 0   |
|-------------------------|----|----|-----|----|----|----|-----|-----|---|---|-------|---|----|------|-----|-----|
| Обозначение             |    |    | Doo |    |    |    | TIF | TEF |   |   |       | _ |    | TPIE | CTI | CTE |
| <b>Обращение</b> Резерв |    |    |     |    |    |    |     | r   |   | r | Резер | В | rw | W    | w   |     |

# Листинг 1 uint16\_t t; // Вспомогательная переменная t // Разрешить тактирование управления питанием и управления резервной областью RCC->APB1ENR |= RCC\_APB1ENR\_PWREN | RCC\_APB1ENR\_BKPEN; t = BKP->DR4; // Читать регистр данных DR4 t++; // Увеличить прочтенное значение на 1 PWR->CR |= PWR\_CR\_DBP; // Разрешить запись в область BKP BKP->DR4 = t; // Записать новое значение в регистр DR4 PWR->CR & = ~PWR\_CR\_DBP; // Запретить запись в область BKP

```
Листинг 2
//----
// Функция инициализации блока ВКР
//----
void Init_BKP(void)
// Разрешить тактирование управления питанием и управления резервной
RCC->APB1ENR |= RCC_APB1ENR_PWREN | RCC_APB1ENR_BKPEN;
//-----
// Функция табличного получения физического адреса
// данных блока ВКР по адресу смещения 1...42
//-----
uint32_t BKP_GetAdr(uint8_t adr)
{
static uint32 t t[]=
{BKP_BASE+0x00, BKP_BASE+0x04, BKP_BASE+0x08, BKP_BASE+0x0c,
BKP_BASE+0x10, BKP_BASE+0x14, BKP_BASE+0x18, BKP_BASE+0x1c,\
BKP BASE+0x20, BKP BASE+0x24, BKP BASE+0x28, BKP BASE+0x40,
BKP_BASE+0x44, BKP_BASE+0x48, BKP_BASE+0x4c, BKP_BASE+0x50,\
BKP_BASE+0x54, BKP_BASE+0x58, BKP_BASE+0x5c, BKP_BASE+0x60,
BKP BASE+0x64, BKP BASE+0x68, BKP BASE+0x6c, BKP BASE+0x70,\
BKP_BASE+0x74, BKP_BASE+0x78, BKP_BASE+0x7c, BKP_BASE+0x80,
BKP_BASE+0x84, BKP_BASE+0x88, BKP_BASE+0x8c, BKP_BASE+0x90,\
BKP_BASE+0x92, BKP_BASE+0x94, BKP_BASE+0x98, BKP_BASE+0x9c,
BKP_BASE+0xa0, BKP_BASE+0xa4, BKP_BASE+0xa8, BKP_BASE+0xac,\
BKP_BASE+0xb0, BKP_BASE+0xb4, BKP_BASE+0xb8, BKP_BASE+0xbc);
if(adr<=42) return t[adr]; // Вернуть данные
else return 0;
}
//-----
// Функция чтения данных из блока ВКР по адресу 1...42
//-----
uint16_t BKP_Rd(uint8_t adr)
return (*(__IO uint32_t*) BKP_GetAdr(adr));
}
//----
// Функция записи данных в блок ВКР по адресу
//-----
void BKP_Wr(uint8_t adr, uint16_t data)
PWR->CR |= PWR_CR_DBP; // Разрешить запись в область BKP
*(__IO uint16_t*)BKP_GetAdr(adr) = (uint16_t)data;
PWR->CR &= ~PWR_CR_DBP; // Запретить запись в область ВКР
}
```

этого разряда производится записью 1 в разряд СТЕ. Состояния разряда означают: 0 – нет событий сигнала ТАМРЕR, 1 – произошло событие сигнала ТАМРЕR.

Разряд ТРІЕ разрешает прерывания от сигнала ТАМРЕR. Сброс разряда в состояние «0» запрещает прерывания от сигнала ТАМРЕR, а установка в состояние «1» – разрешает. В этом случае должен быть установлен разряд ТРЕ регистра ВКР СR.

Разряд СТІ очищает прерывание сигнала ТАМРЕR, когда устанавливается в состояние «1». При этом он также сбрасывает флаг ТІF.

Разряд СТЕ при установке его в состояние «1» очищает события сигнала.

Более подробное описание назначения регистров ВКР можно найти в источнике [2].

### ПРОГРАММИРОВАНИЕ

Для инициализации блока ВКР и работы с ним необходимо выполнить следующие действия:

- разрешить тактирование и доступ к резервной области данных;
- разрешить доступ к области резервных данных для записи;
- произвести операции чтения или записи данных;
- запретить доступ к области резервных данных для записи.

Рассмотрим конкретный пример программы обращения к регистрам резервных данных ВКР (см. листинг 1).

Первая команда данной программы обеспечивает подачу тактовых импульсов для ВКР. Без этого область ВКР будет недоступна.

Перед записью данных в область ВКР сначала разрешается доступ к области резервных данных для записи, а после записи ВКР вновь блокируется, что позволяет защитить эти данные.

Для удобства разработки программ в листинге 2 приведён набор функций, позволяющих выполнить все необходимые операции для работы с вкр

Представленные готовые функции позволяют избавиться от необходимости запоминания названия специальных регистров и упрощают работу с блоком ВКР.

### Литература

- 1. https://www.st.com.
- 2. www.st.com/web/en/resource/technical/document/reference\_manual/CD00246267.pdf.